## Arquitetura e organização de computadores

Arquivo: Estudo do microprocessador

**Anderson Cottica** 

Erik R. Yamamoto

Para implementação do microprocessador no projeto da disciplina de Arquitetura e Organização de Computadores, escolhemos a família ISA RISC: MSP430 [MSP], cuja ROM tem comprimento de 15 bits (bits\_ROM: 15). A figura abaixo, apresenta o diagrama de bloco da CPU de toda família MSP430x2xx.



Figura 1 – Diagrama da CPU

Analisando o diagrama é possível perceber que tanto o barramento de endereços, quanto o barramento de memória são constituídos por largura de 16 bits. Da mesma forma, a unidade lógico-aritmética (ULA) do microprocessador é de 16 bits. Além disso, pelo recebimento dos registradores de fonte e de destino, após a realização das operações implementadas, a ULA tem a indicação de *Zero* (Z), *Carry* (C), *Overflow* (V) e *Negative* (N). A seguir, apresentamos a especificação dos componentes da CPU, bem como as instruções de operações a serem realizadas.

## >> Registradores:

A CPU é constituída de 16 registradores. Cada registrador possui 16 bits. Os registradores R0, R1, R2 e R3 possuem funções dedicadas. Os registradores R4 a R15 são registradores de uso geral;

>> R0/PC – o registrador R0, juntamente com o PC (*program counter*) são de 16 bits. O PC é responsável por indicar a próxima instrução a ser realizada. Cada instrução usa um número par de bytes (dois, quatro ou seis), e o PC é incrementado em conformidade.

>> R1/SP – da mesma forma que a tamanho de R0, o registrador R1, possui 16 bits. SP (*Stack Pointer*) é o ponteiro de endereço da pilha. Ele é usado pela CPU para armazenar os endereços de retorno das chamadas de sub-rotinas e interrupções.

>> R2/SR/CG1 – R2 e SR (*Status Register*) também possuem o tamanho de 16 bits. O registro de status (SR) é usado como registrador de origem ou destino. CG1 (*Constant Generator 1*) são selecionadas com o registro-fonte de modos de endereçamento.

>>R3/CG2 – Como mencionado anteriormente, a constante 2, tem o tamanho de 16 bits e é usada como registro-fonte de modos de endereçamento.

>>R4~R15 — Todos os demais registradores são de 16 bits. Estes registradores são usados para as diversas operações executadas pela ULA, bem como a movimentação de dados.

#### >> Endereçamento de Registradores

Antes de apresentar as instruções para operação com registradores, apresentamos, na tabela 2, os modos de endereçamento possíveis para a arquitetura do processador. É possível perceber a característica do endereçamento de dados da arquitetura RISC. Apresentaremos a explicação e detalhamento somente das instruções a serem implementadas na construção de nosso processador, haja visto a grandiosidade de informações presentes no datasheet. Para maiores informações a respeito do modo de endereçamento fazse necessário a consulta ao material integral deste estudo, cujo link está presente nas referências bibliográficas.

| As/Ad | Addressing Mode        | Syntax | Description                                                                                                                 |
|-------|------------------------|--------|-----------------------------------------------------------------------------------------------------------------------------|
| 00/0  | Register mode          | Rn     | Register contents are operand                                                                                               |
| 01/1  | Indexed mode           | X(Rn)  | (Rn + X) points to the operand. X is stored in the next word.                                                               |
| 01/1  | Symbolic mode          | ADDR   | (PC + X) points to the operand. X is stored in the next word.<br>Indexed mode X(PC) is used.                                |
| 01/1  | Absolute mode          | &ADDR  | The word following the instruction contains the absolute address. X is stored in the next word. Indexed mode X(SR) is used. |
| 10/-  | Indirect register mode | @Rn    | Rn is used as a pointer to the operand.                                                                                     |
| 11/-  | Indirect autoincrement | @Rn+   | Rn is used as a pointer to the operand. Rn is incremented afterwards by 1 for .B instructions and by 2 for .W instructions. |
| 11/-  | Immediate mode         | #N     | The word following the instruction contains the immediate constant N. Indirect autoincrement mode @PC+ is used.             |

Figura 2 – Modo de endereçamento dos Registradores

>> Register Mode: trata-se da movimentação de dados entre registradores. Por exemplo:

### MOV R10,R11

Esta instrução move o conteúdo do registrador R10 para o registrador R11. É importante notar que o conteúdo do registrador R10 não é afetado. Da mesma forma é necessário salientar que R10 é o registrador de origem e R11 é o registrador de destino.

>> Immediate mode: este modo de endereçamento é a forma de carregar uma constante imediata em um registrador. Por exemplo:

Esta instrução move a constante imediata 45h, para o registrador R9. Desta forma, R9 estará com o valor de 45h para posterior operação.

## >> Operação com Registradores

A figura 3 apresenta as operações aritméticas e de manipulação de dados possíveis de serem realizadas entre registradores. Da mesma forma, nesta seção serão detalhadas apenas as operações implementadas em nosso processador.

| 15 | 14               | 13                       | 12           | 11        | 10                                                               | 9               | 8       | 7         | 6       | 5   | 4 | 3 | 2 | 1 | 0 |
|----|------------------|--------------------------|--------------|-----------|------------------------------------------------------------------|-----------------|---------|-----------|---------|-----|---|---|---|---|---|
|    | Op-code          |                          | S-R          | Reg       |                                                                  | Ad B/W As D-Reg |         |           |         |     |   |   |   |   |   |
|    | -                | Mnemonic S-Reg,<br>D-Reg |              | Operation |                                                                  |                 |         |           |         |     |   |   |   |   |   |
|    | 1                | MOV(.E                   | 3)           | src,dst   |                                                                  |                 | src →   | src → dst |         |     |   |   |   |   |   |
|    | 1                | ADD(.B                   | (.B) src,dst |           | $\operatorname{src} + \operatorname{dst} \to \operatorname{dst}$ |                 |         |           |         |     |   |   |   |   |   |
|    | ADDC(.B) src,dst |                          |              | t         | $src + dst + C \rightarrow dst$                                  |                 |         |           |         |     |   |   |   |   |   |
|    | 9                | SUB(.B                   | 3)           |           | src,ds                                                           | t               | dst +   | .not.src  | + 1 →   | dst |   |   |   |   |   |
|    | 5                | SUBC(.                   | B)           |           | src,ds                                                           | t               | dst +   | .not.src  | + C →   | dst |   |   |   |   |   |
|    | (                | CMP(.B                   | (.B) src,dst |           | dst - src                                                        |                 |         |           |         |     |   |   |   |   |   |
|    | 1                | DADD(.B) src,dst         |              |           | $src + dst + C \rightarrow dst$ (decimally)                      |                 |         |           |         |     |   |   |   |   |   |
|    | 1                | BIT(.B                   | 3)           |           | src,ds                                                           | t               | src .ai | nd. dst   |         |     |   |   |   |   |   |
|    | 1                | BIC(.B                   | 3)           |           | src,ds                                                           | t               | not.sn  | c .and.   | dst → d | lst |   |   |   |   |   |
|    | 1                | BIS(.B                   | 3)           |           | src,ds                                                           | t               | src .or | r. dst –  | dst     |     |   |   |   |   |   |
|    | 1                | XOR(.B                   | 3)           |           | src,ds                                                           | t               | src .xc | or. dst - | → dst   |     |   |   |   |   |   |
|    | 1                | AND(.B                   | 3)           |           | src,ds                                                           | t               | src .ai | nd. dst   | → dst   |     |   |   |   |   |   |

Figura 3 – Instrução para operações (Formato I)

Para o caso da instrução de soma entre registradores, usa-se o mnemônico ADD fonte, destino. Esta instrução faz a soma do valor guardado nos registradores destino e fonte e reescreve no registrador destino com o novo valor. O valor guardado no registrador fonte não é afetado. Para o caso de subtração, o mnemônico aplicado é o seguinte: SUB fonte, destino. O operando de origem é subtraído do operando de destino adicionando a fonte por complemento de 1 do operando e a constante 1. O operando fonte não é afetado. O conteúdo anterior do destino é perdido. A indicação (.B) faz referência a operação para Bytes.

Para realizar os saltos, ou desvios incondicionais, as instruções são simples, conforme a figura 4.

| Op-code  | С            | 10-Bit PC Offset                     |
|----------|--------------|--------------------------------------|
| Mnemonic | S-Reg, D-Reg | Operation                            |
| JEQ/JZ   | Label        | Jump to label if zero bit is set     |
| JNE/JNZ  | Label        | Jump to label if zero bit is reset   |
| JC       | Label        | Jump to label if carry bit is set    |
| JNC      | Label        | Jump to label if carry bit is reset  |
| JN       | Label        | Jump to label if negative bit is set |
| JGE      | Label        | Jump to label if (N .XOR. V) = 0     |
| JL       | Label        | Jump to label if (N .XOR. V) = 1     |
| JMP      | Label        | Jump to label unconditionally        |

Figura 4 – Instrução para operações (Formato J)

O mnemônico JMP Label faz um salto incondicional para a parte do programa especificado. Este recurso é fundamental quando necessário chamar uma função específica. Já o mnemônico JC Label faz o salto para Label quando o bit indicativo de carry é setado.

# Referência Bibliográfica

- Datasheet Texas Instrument - MSP430x2xx Family. Disponível em: <a href="http://www.ti.com/lit/ug/slau144j/slau144j.pdf">http://www.ti.com/lit/ug/slau144j/slau144j.pdf</a> Acesso em: 06/10/2017